DE0開発ボード
TerasicのDE0開発ボードは、15,408LEを提供するAlteraのCyclone III 3C16 FPGAデバイスを搭載
Terasic Technologies, Inc.のDE0開発および教育ボードは、小型サイズですべての基本的なツールを持ち、新規ユーザーがデジタルロジック、コンピュータ構成、およびFPGAの領域での知識を得られるように設計されています。 これは15,408LEを提供するAlteraのCyclone III 3C16 FPGAデバイスを備えています。 ボードは346のユーザーI/Oピンを提供し、豊富な機能セットを搭載しています。 これは、高度な大学およびカレッジコース、また高度なデジタルシステムの開発向けの使用に適しています。 DE0は、Alteraの低消費電力、低コスト、および高性能のCyclone III FPGAを、DE0ボードのさまざまな機能を制御するために組み合わせます。 DE0開発ボードには、ソフトウェア、リファレンス設計、およびアクセサリが含まれ、DE0ボードを評価するためのユーザーの容易なアクセスを確保します。
- Cyclone III 3C16 FPGA
- 15,408LE
- 56のM9K組み込みメモリブロック
- 504Kの合計RAMビット数
- 56の組み込み乗算器
- 4つのPLL
- 346本のユーザI/Oピン
- FineLine BGA 484ピンパッケージ
- SDRAM
- 1個の8MBの単一データレート同期ダイナミックRAMメモリチップ
- フラッシュメモリ
- 4MBのNORフラッシュメモリ
- バイト(8ビット)/ワード(16ビット)モードをサポート
- SPIおよびSD 1ビットの両モードのSDカードへのアクセスを提供

